电工学习网

 找回密码
 立即注册

TTL与非门的技术参数

2015-1-27 07:43| 编辑:电工学习网| 查看: 17170| 评论: 0

     1. 输入和输出的高、低电平
输出高电平 VOH≈VO(A)=3.6V
输出低电 VOL=VCES=0.2V
输入低电平 VIL=VI(B)=0.4V
输入高电平 VIH=VI(D)=1.2V
    
由于不同类型TTL器件,其vI-vo特性各不相同,因而其输入和输出高、低电平也各异。
    2. 噪声容限   

    噪声容限表示门电路的抗干扰能力。二值数字逻辑电路的优点在于它的输入信号允许一定容差。反相器的传输特性中的输入、输出高、低电平绘制成图1所示,由此图可知,高电平(逻辑1)所对应的电压范围(VIHVOH)和低电平(逻辑0)所对应的电压范围(VOLVIL)分别称之为高、低电平的噪声容限,用符号VNHVNL表示:

VNH=VOH-VIH
VNL=VIL-VOL
self

    图1 噪声容限的图解
    3. 扇入与扇出数
    (1)扇入数:TTL门电路的输入端的个数,例如一个3输入端的与非门,其扇入数Ni=3。
    (2)扇出数:以TTL
与非门带同类门作为负载时来讨论,有两种情况,一种情况是负载电流从外电路流入与非门,称为灌电流负载;另一种是负载电流从与非门流向外电路,称为拉电流负载
    ①灌电流工作情况

self
    
图2 与非门的带负载能力(a)灌电流负载(b)拉电流负载
    图2(a)表示TTL
与非门的灌电流负载的情况。图中左边为驱动门,右边为负载门,当驱动门的输出端为逻辑0(低电平VOL)时,负载门由电源Vcc通过Rb1T1的发射结和输入端有电流IIL灌入驱动门的T3集电极,这就是灌电流负载。当负载门的个数增加时,总的灌电流IIL将增加,同时也将引起输出低电平VOL的升高。因为,TTL门电路的标准输出低电平VOL=0.4V,这就限制了负载门的个数。在输出为低电平的情况下,所能驱动的同类门的个数由下式决定:
      
    ②拉电流工作情况
    当驱动门的输出为高电平时,将有电流IIH从驱动门拉出而流至负载门。当负载门的个数增多时,必将引起输出高电平的降低,但不得低于标准高电平的低限值VIH=2V。这样,输出为高电平时的扇出数可表示如下:
      
    通常基本的TTL门电路,其扇出数约为10,而性能更好的门电路的扇出数最高可达30~50。

    4. 传输延迟时间
    传输延迟时间是表示门电路开关速度的参数,它表示门电路在输入脉冲波形的作用下,其输出波形相对于输入波形延迟了多长的时间。
    5. 功耗
    功耗包括静态功耗和动态功耗。所谓静态功耗指的是当电路没有状态转换时的功耗,即
与非门空载时电源总电流ICC与电源电压VCC的乘积。输出为低电平时的功耗称为空载导通功耗PON;输出为高电平时的功耗称为截止功耗POOFPON总比POOF大。动态功耗只发生在状态转换的瞬间,或者电路中有电容性负载时,例如TTL门电路约有5pF的输入电容,由于电容的充、放电过程,将增加电路的损耗。
    6. 延时—功耗积
    理想的数字电路或系统,要求它既具有高速度,同时功耗又低。在工程实践中,要实现这种理想情况是较难的。高速数字电路往往需要付出较大的功耗为代价。一种综合性的指标叫做
延时—功耗积,用符号DP表示,单位为焦耳,即
DP=tpdPD
式中tpd=(tPLH+tPHL)/2,PD为门电路的功耗,一个逻辑门器件的DP值愈小,表明它的特性愈接近于理想情况。

看过《TTL与非门的技术参数》的人还看了以下文章:

发表评论

最新评论

  • 阻容降压电路结构原理图解
  • 电子电路的核心是什么?主要传输什么信号?
  • 电工必知整流桥好坏的两种检测方法
  • 4个二极管整流和2个二极管整流出电压一样吗
  • 三分钟带你搞懂运算放大器与比较器的区别
  • PN结为什么可以单向导电?PN结单向导电原理
热点文章

电工学习网 ( )

GMT+8, 2023-3-21 13:32

Powered by © 2011-2022 www.shop-samurai.com 版权所有 免责声明 不良信息举报

技术驱动未来! 电工学习网—专业电工基础知识电工技术学习网站。

栏目导航: 工控家园 | 三菱plc | 西门子plc | 欧姆龙plc | plc视频教程

返回顶部