AVO、Rid对运算电路的影响 前面讨论的基本运算电路中,将集成运放看成理想的,而实际的集成运放并非如此。因此,实际工作情况与理想化分析所得的结论之间必然存在误差,即产生了运算误差。 图 1 差分输入电路
图2 Avd、Rid产生运算误差电路
共模抑制比KCMR对运算电路的影响 以同相运算放大电路为例,集成运放的共模抑制比KCMR为有限时,对运算电路引起的误差近似为 误差推导过程
输入失调电压、输入失调电流对运算电路的影响 输入失调电压VIO、输入失调电流IIO不为零时,运算电路的输出电压将产生误差。根据VIO和IIO的定义,将运放用图1来等效,其中小三角符号内代表理想运放。
|
电工学习网 ( )
GMT+8, 2023-3-24 18:47