电工学习网

 找回密码
 立即注册

脉冲异步时序逻辑电路的结构模型

2015-3-23 07:21| 编辑:电工学习网| 查看: 6220| 评论: 0

  脉冲异步时序逻辑电路的结构模型如图1所示。

图1

  图中X1,…,Xn为输入信号,Z1,…,Zm为输出信号, y1,…,ys为电路的“状态”,Y1,…,Yr为激励信号。存储电路可以是时钟控制触发器或者非时钟控制触发器。

  在脉冲异步时序电路中,引起触发器状态变化的脉冲信号是由输入端直接提供的。为了保证电路可靠地工作,输入脉冲信号必须满足如下约束条件:

  1.输入脉冲的宽度,必须保证触发器可靠翻转;

  2.输入脉冲的间隔,必须保证前一个脉冲引起的电路响应完全结束后,后一个脉冲才能到来;

  3.不允许在两个或两个以上输入端同时出现脉冲。

  注意:由于不允许两个或两个以上输入端同时出现脉冲,并且输入端无脉冲出现时,电路状态不会发生变化。因此,对n个输入端的电路,其一位输入只允许出现n+1种取值组合,其中有效输入种取值组合为n种。

看过《脉冲异步时序逻辑电路的结构模型》的人还看了以下文章:

发表评论

最新评论

  • 阻容降压电路结构原理图解
  • 电子电路的核心是什么?主要传输什么信号?
  • 电工必知整流桥好坏的两种检测方法
  • 4个二极管整流和2个二极管整流出电压一样吗
  • 三分钟带你搞懂运算放大器与比较器的区别
  • PN结为什么可以单向导电?PN结单向导电原理
热点文章

电工学习网 ( )

GMT+8, 2023-6-4 04:41

Powered by © 2011-2022 www.shop-samurai.com 版权所有 免责声明 不良信息举报

技术驱动未来! 电工学习网—专业电工基础知识电工技术学习网站。

栏目导航: 工控家园 | 三菱plc | 西门子plc | 欧姆龙plc | plc视频教程

返回顶部