电工学习网

 找回密码
 立即注册
电工学习网 电工学习网 技术文库 plc 查看内容

PLC时序逻辑设计法编程步骤

2016-12-27 11:25| 编辑:电工学习网| 查看: 10471| 评论: 0

    时序逻辑设计法适用于plc各输出信号的状态变化有一定的时间顺序的场合,在程序设计时根据画出的各输出信号的时序图,理顺各状态转换的时刻和转换条件,找出输出与输入及内部触点的对应关系,并进行适当简化。一般来讲,时序逻辑设计法应与经验法配合使用,否则将可能使逻辑关系过于复杂。

    (1)根据控制要求,明确输入/输出信号个数。

    (2)明确各输入和各输出信号之间的时序关系,画出各输入和输出信号的工作时序图。

    (3)将时序图划分成若干个时间区段,找出区段间的分界点,弄清分界点处输出信号状态的转换关系和转换条件

    (4) PLCI/O、内部辅助继电器和定时器/计数器等进行分配。

    (5)列出输出信号的逻辑表达式,根据逻辑表达式画出梯形图。

    (6)通过模拟调试,检查程序是否符合控制要求,结合经验设计法进一步修改程序。

看过《PLC时序逻辑设计法编程步骤》的人还看了以下文章:

发表评论

最新评论

  • 学plc需要什么基础?怎样学习PLC?分享自己学
  • 用plc控制运料小车编程实例
  • 西门子S7-200与变频器之间的MODBUS通讯
  • PLC编程初学者必看 高手勿喷!
  • PLC的点动控制原理
  • 三菱FX3UPLC输入接线
热门文章

电工学习网 ( )

GMT+8, 2023-3-14 08:38

Powered by © 2011-2022 www.shop-samurai.com 版权所有 免责声明 不良信息举报

技术驱动未来! 电工学习网—专业电工基础知识电工技术学习网站。

栏目导航: 工控家园 | 三菱plc | 西门子plc | 欧姆龙plc | plc视频教程

返回顶部